

#### ΠΟΛΥΤΕΧΝΕΙΟ ΚΡΗΤΗΣ

## EPFASTHPIO MIKPOEΠΕΞΕΡΓΑSΤΩΝ

#### & YNIKOY

# «ΗΡΥ 591 ΑΝΑΔΙΑΤΑΣΣΟΜΈΝΑ ΨΗΦΙΑΚΑ ΣΥΣΤΗΜΑΤΑ»



Αναφορά εργασίας εξαμήνου milestone 2

Ομάδα Εργασίας : LAB59140120Μποκαλίδης Αναστάσιος 2014030069Χατζηπέτρος Αλέξανδρος 2013030151

### Σκοπός εργαστηριακής άσκησης

Σκοπός του milestone 2 είναι η υλοποιήση ενός συστήματος που φιλτράρει μια ροή δεδομένων σε σχέση με προκαθορισμένους κανόνες. Για την υλοποιήση του συστήματος χρησιμοποιήσαμε το Vivado HLS 2017.4 στο οποίο επεκτείναμε τα έτοιμα αρχεία από το δοθέν project. Δηλαδή πραγματώσαμε τις απαραίτητες προσθήκες, ώστε το σύστημα να υποστηρίζει τους καταχωρητές της εκφώνησης καθώς και την επεξεργασία των δεδομένων με βάση τους προκαθορισμένους κανόνες.

## Περιγραφή άσκησης

Για την υλοποιήση της εν λόγω εργασίας μας δόθηκε η παρακάτω δομή του συστήματος η οποία αποτελείται από δύο ουρές και ένα core module με σκοπό τον έλεγχο της ροής δεδομένων.



Επιπλέον μας δόθηκε υλοποιήση-κώδικας σε C++ ως reference τον οποίο επεκτείναμε με τις κατάλληλες προσθήκες ώστε να υλοποιηθούν οι λειτουργίες του Milestone 2. Παρακάτω παρατίθεται η επεξήγηση των module του project:

### Rules.cpp

«void rules (uint32 rule0, uint32 &rule0reg, uint32 rule1, uint32 &rule1reg, uint32 rule2, uint32 &rule2reg)»

Στο συγκεκριμένο module δημιουργήσαμε την συνάρτηση **void rule()** στην οποία βάζουμε στους καταχωρήτες ruleOreg, ruleIreg, rule2reg τις τιμές των κανόνων ruleO, ruleI, rule2. Οι κανόνες αυτοί ανακτώνται μέσω του PS\_AXI\_LITE, αυτό επιτυγχάνεται στο my\_ip\_hls.cpp όπου για κάθε κανόνα δημιουργούμε ένα directive ως interface του PS\_AXI\_LITE. Συνεπώς όταν ορίζονται τυχαίες τιμές στο my\_ip\_hls\_tb\_cpp αυτές προωθούνται και στα υπόλοιπα αρχεία όπου λαμβάνουν χώρα οι κατάλληλοι υπολογισμοί.

#### Ps2ip fifo.cpp

«void ps2ip fifo(stream<axiWord> &ps2ip, stream<axiWord> &ps2ipIntFifo)»

Στο module αυτό υλοποιείται η ουρά για τα δεδομένα στην είσοδο,μέσω της συνάρτησης void ps2ip\_fifo() αποθηκεύουμε σε μια ουρά τη ροή δεδομένων που μας έρχεται μέσω του AXIS\_STREAM. Για την αποθήκευση δεδομένων γίνεται έλεγχος αν η ροή δεδομένων δεν είναι άδεια, δηλαδή περιέχει πληροφορίες-δεδομένα, και αν βρίσκεται σε αρχική κατάσταση ο SLAVE, δηλαδή το interface, ώστε να μπορεί να δεχτεί δεδομένα.

## Core.cpp

«void core (stream<axiWord> &ps2ipIntFifo, stream<axiWord> &ip2psIntFifo, uint32
rule0reg, uint32 rule1reg,uint32 rule2reg, rulescnts &cnts)»

Είναι το module στο οποίο γίνεται ο έλεγχος των δεδομένων σε σχέση με τους κανόνες που έχουμε ορίσει. Στην συνάρτηση **void core()** όσα δεδομένα έχουν αποθηκευτεί στην παραπάνω ουρά περνάνε μέσα σε αυτή την συνάρτηση μέσω stream και διαδοχικά το ένα μετά το άλλο συγκρίνονται με τους κανόνες που έχουμε θέσει. Στην περίπτωση που κάποια τιμή από τα δεδομένα είναι ίδια με έναν από τους 3 κανόνες τότε αυξάνεται ο μετρητής που αντιστοιχεί σε αυτόν τον κανόνα. Οι μετρητές των κανόνων απλώς κρατάνε τον αριθμό των δεδομένων όπου ήταν ίδια με τον κανόνα αυτό, επιπλέον σε περίπτωση που πετύχουμε κάποιο κανόνα δεν επιτρέπουμε στα δεδομένα να προχωρήσουν σε επόμενες διαδικασίες. Διαφορετικά προχωράνε στην έξοδο της συνάρτησης και κατευθύνονται προς μια νέα ουρά. Τέλος, οι μετρητές των κανόνων δημιουργήθηκαν ως ένα struct από uint32 μεταβλητές και κάθε φορά χρησιμοποιείται κάποιο μέρος του struct.

#### Ip2ps fifo.cpp

«void ip2ps fifo(stream<axiWord> &ip2psIntFifo, stream<axiWord> &ip2ps)»

Το εν λόγω module αποτελεί την ουρά για τα δεδομένα στην έξοδο. Εφόσουν πραγματοποιηθούν οι κατάλληλοι έλεγχοι στην συνάρτηση **void core()** κάποια δεδομένα δεν καταφέρνουν να προχωρήσουν σε επόμενες διαδικασίες ενώ κάποια αντίστοιχα τα καταφέρνουν. Όσα καταφέρουν να περάσουν έρχονται στην συνάρτηση **void ip2ps\_fifo()** και μέσω ενός ΑΧΙ\_STREAM εισάγονται σε μια νέα ουρά. Στην συνέχεια απαιτείται έλεγχος για το αν η ουρά είναι έτοιμη να δεχθεί δεδομένα και αν η ροή δεδομένων μας δεν είναι κενή. Κατόπιν τα δεδομένα εισέρχονται στην ουρά πάλι μέσω του ΑΧΙ\_STREAM και μεταφέρονται έξω από το my\_ip\_hls. Στην προκειμένη περίπτωση το Interface ονομάζεται Master.

Εν κατακλείδι, μέσω αυτών των διαδικασιών καταφέρνουμε να φιλτράρουμε μια ροή δεδομένων, μπορούμε δηλαδή να ελέγξουμε ποιές πληροφορίες μας είναι χρήσιμες αλλά και να ελέγξουμε τυχόν ύπαρξη κακόβουλων δεδομένων που προέρχονται από τον εξωτερικό κόσμο στο συνολικό σύστημά μας.

#### Simulation

Για την προσομοίωση του συστήματος στο testbench αρχείο που μας δόθηκε ορίσαμε τους 3 κανόνες ως 10,30,50. Τα δεδομένα που κινούνται μέσω stream παράγονται με μια for loop. Παράγονται 3 φορές ανά δεκάδες οι τιμές από 0 έως 90 , δηλαδή 10,20,30,40,50,60,70,80,90. Στα αποτελέσματα κάθε φορά που κάποιο δεδομένο πετυχαίνει κανόνα εμφανίζεται ως "no data available". Στο τέλος εκτυπώνεται και ο αριθμός των counter που έχουμε για να μετράνε το πόσες φορές πετύχαμε τους κανόνες.

## Σχηματική αναπαράσταση modules, Simulation, Synthesis

Παρακάτω παρατίθεται η σχηματική αναπαράσταση των module κατόπιν παρέμβασής μας καθώς και οι μεταξύ τους:



```
📄 my_ip_hls_csim.log 🔀
my ip hls tb.cpp
 2 INFO: [SIM 4] CSIM will launch GCC as the compiler.
     Compiling ../../my ip hls tb.cpp in debug mode
     Generating csim.exe
  50: read data: 0
  61: no data available!
  72: read data: 20
 83: no data available!
 94: read data: 40
 105: no data available!
 11 6: read data: 60
12 7: read data: 70
 13 8: read data: 80
149: read data: 90
 15 0: read data: 0
16 1: no data available!
 17 2: read data: 20
18 3: no data available!
 19 4: read data: 40
 20 5: no data available!
 21 6: read data: 60
 22 7: read data: 70
 23.8: read data: 80
 249: read data: 90
 25 0: read data: 0
 261: no data available!
 27 2: read data: 20
 28 3: no data available!
 29 4: read data: 40
 305: no data available!
 31 6: read data: 60
 32 7: read data: 70
 33 8: read data: 80
 349: read data: 90
 36 ruleOcnt : 3 rule1cnt : 3 rule2cnt : 3
 37
38
39
 40 INFO: [SIM 1] CSim done with 0 errors.
```

#### Interface

#### **□** Summary

| RTL Ports                | Dir | Bits | Protocol     | Source Object        | C Type       |
|--------------------------|-----|------|--------------|----------------------|--------------|
| s_axi_rulesconf_AWVALID  | in  | 1    | s_axi        | rulesconf            | scalar       |
| s_axi_rulesconf_AWREADY  | out | 1    | s_axi        | rulesconf            | scalar       |
| s_axi_rulesconf_AWADDR   | in  | 6    | s_axi        | rulesconf            | scalar       |
| s_axi_rulesconf_WVALID   | in  | 1    | s_axi        | rulesconf            | scalar       |
| s_axi_rulesconf_WREADY   | out | 1    | s_axi        | rulesconf            | scalar       |
| s_axi_rulesconf_WDATA    | in  | 32   | s_axi        | rulesconf            | scalar       |
| s_axi_rulesconf_WSTRB    | in  | 4    | s_axi        | rulesconf            | scalar       |
| s_axi_rulesconf_ARVALID  | in  | 1    | s_axi        | rulesconf            | scalar       |
| s_axi_rulesconf_ARREADY  | out | 1    | s_axi        | rulesconf            | scalar       |
| s_axi_rulesconf_ARADDR   | in  | 6    | s_axi        | rulesconf            | scalar       |
| s_axi_rulesconf_RVALID   | out | 1    | s_axi        | rulesconf            | scalar       |
| s_axi_rulesconf_RREADY   | in  | 1    | s_axi        | rulesconf            | scalar       |
| s_axi_rulesconf_RDATA    | out | 32   | s_axi        | rulesconf            | scalar       |
| s_axi_rulesconf_RRESP    | out | 2    | s_axi        | rulesconf            | scalar       |
| s_axi_rulesconf_BVALID   | out | 1    | s_axi        | rulesconf            | scalar       |
| s_axi_rulesconf_BREADY   | in  | 1    | s_axi        | rulesconf            | scalar       |
| s_axi_rulesconf_BRESP    | out | 2    | s_axi        | rulesconf            | scalar       |
| ap_clk                   | in  | 1    | ap_ctrl_none | my_ip_hls            | return value |
| ap_rst_n                 | in  | 1    | ap_ctrl_none | my_ip_hls            | return value |
| slaveln_TDATA            | in  | 32   | axis         | slaveln_V_data_V     | pointer      |
| slaveIn_TSTRB            | in  | 4    | axis         | slaveln_V_strb_V     | pointer      |
| slaveIn_TLAST            | in  | 1    | axis         | slaveln_V_last_V     | pointer      |
| slaveIn_TVALID           | in  | 1    | axis         | slaveln_V_last_V     | pointer      |
| slaveIn_TREADY           | out | 1    | axis         | slaveln_V_last_V     | pointer      |
| masterOut_TDATA          | out | 32   | axis         | $masterOut_V_data_V$ | pointer      |
| masterOut_TSTRB          | out | 4    | axis         | $masterOut_V_strb_V$ | pointer      |
| masterOut_TLAST          | out | 1    | axis         | $masterOut_V_last_V$ | pointer      |
| masterOut_TVALID         | out | 1    | axis         | $masterOut_V_last_V$ | pointer      |
| masterOut_TREADY         | in  | 1    | axis         | $masterOut_V_last_V$ | pointer      |
| cnts_rule0cnt_V_i        | in  | 32   | ap_ovld      | cnts_rule0cnt_V      | pointer      |
| cnts_rule0cnt_V_o        | out | 32   | ap_ovld      | cnts_rule0cnt_V      | pointer      |
| cnts_rule0cnt_V_o_ap_vld | out | 1    | ap_ovld      | cnts_rule0cnt_V      | pointer      |
| cnts_rule1cnt_V_i        | in  | 32   | ap_ovld      | cnts_rule1cnt_V      | pointer      |
| cnts_rule1cnt_V_o        | out | 32   | ap_ovld      | cnts_rule1cnt_V      | pointer      |
| cnts_rule1cnt_V_o_ap_vld | out | 1    | ap_ovld      | cnts_rule1cnt_V      | pointer      |
| cnts_rule2cnt_V_i        | in  | 32   | ap_ovld      | cnts_rule2cnt_V      | pointer      |
| cnts_rule2cnt_V_o        | out | 32   | ap_ovld      | cnts_rule2cnt_V      | pointer      |
| cnts_rule2cnt_V_o_ap_vld | out | 1    | ap_ovld      | cnts_rule2cnt_V      | pointer      |
|                          |     |      |              |                      |              |